Ț•  …01L3K€4Ìœ3żuó‘i û/œ7Ìk}pBî1[[ŹŽ”—(, (U (~ 1§ BÙ %!%B!3h!(œ!(Ć!2î!E!"?g"(§"1Đ"#.# F#S#"c#%†#/Ź#.Ü#$ $0$ N$ Z$h$ƒ$ž$ž$ Ò$Ü$ ű$%%0%F%Z%(x%Ą%·%Î%î% &(&A&_&|&Ž&=­&&ë&*'=' U'D`'C„'+é'&(<(R(,m(%š()À(%ê(!)!2)$T)y):•)1Đ)9*6<*s*Š*"€*Ç*Ú*í*++/+!E+g+'‚+'Ș+Ò+7ê+","=,#`,„,)Ą,Ë,ä,)ú,/$-T-.r-Ą-·-%É-#ï-+.+?.1k.1.%Ï.+ő.1!/1S/…/!Ą/%Ă/é/"ę/* 0K0j0…0"Ł0Æ0 Ę0/ț0#.1R1j1…1š1 ł1%Ô1ú12+(2T2n2Š2%„2$Ë2đ20 30<3#m37‘3!É3!ë35 4"C4+f4 ’4 ł4 Ô4ő4+52A52t5)§5Ń5ê5#ț5!"6D6_6o6‡6ą6ž6Ű6ö6727P7a7x7"ˆ7«7Ë7è788.8G8b8s8Š8š8À82Ó89$9%59[9q9Ž9&Š9Í9â9ù9 :):D:a:u:‰: š: Š:Č:!Ê:ì:;ę:9;%W;$};%ą;+È;/ô;$<=<&\<2ƒ<2¶<2é<4=,Q=~=)˜=Â=(á= >)>%@>f>v>!“>+”>á> û>#?#,?'P?x??5§?Ę?î?@-'@;U@‘@©@/Á@9ń@ +A5ARAZAjAzA’A­A"ŸA áABB3B&KBrBŽBDVD^uD;ÔDÍEJȚE‚)FšŹF«GG8óGB,HnoH†ȚH8eI”žIyTJČÎJgKłéKčL,WM,„M,±M8ȚMRN6jN7ĄN4ÙN-O-YG„Y9ÌYZ&$Z/KZ{Z—ZłZÒZńZ[</[#l[0[0Á[$ò[D\\\8x\9±\ë\8]A][]5q],§]0Ô]8^>^[^(o^&˜^:ż^4ú^=/_=m_&«_8Ò_B `BN`‘`.„`5Ô` aBaO`a0°a"áa%b7*b!bb8„bTœb%c"8c%[ccšc(łc0Üc$ d$2dAWd%™d'żd&çd-e,Íq. r;r4Xr r8źr"çr s0*s[s&os4–s3Ës/ÿs/t(Et)nt8˜tŃtätFuKu$cu"ˆuE«uRńuDvcvB{vDŸv w&w 7wBwRwbw&wšw Àwáwxx-x/Ex!ux#ÊӐ-XS}đCÏnŐk$‚_xž€ąÁ>±űÜíăÚ1·„JFRùzGgÎ@§!èbł«ž”|üQ›»"ČNƒ‹ę ĄźêŸ “ŻdŁ Š ̇2ÈhÉĘr<HeK9`Y=s•—)ŃvtéőŽ4ĆZ…WÆ©ûIńЌˆòȚœÿ.w{­j*AŒô%ÇÖĂ5 ]‰q șD+à(żM˜Š?ìŽf”i 67ŚËpuÒ;úP€8šî¶ä~\oœ™ć[,Źț–ša†ßÄ ÂU:^捒EóśÙB0ȘT VmÔöcŰÛL l'ï°O&áŸç/Íčy3À „âë‘  For the options above, The following values are supported for "ARCH": For the options above, the following values are supported for "ABI": aliases Do print instruction aliases. cp0-names=ARCH Print CP0 register names according to specified architecture. Default: based on binary being disassembled. debug_dump Temp switch for debug trace. fpr-names=ABI Print FPR names according to specified ABI. Default: numeric. gpr-names=ABI Print GPR names according to specified ABI. Default: based on binary being disassembled. hwr-names=ARCH Print HWR names according to specified architecture. Default: based on binary being disassembled. msa Recognize MSA instructions. no-aliases Don't print instruction aliases. reg-names=ABI Print GPR and FPR names according to specified ABI. reg-names=ARCH Print CP0 register and HWR names according to specified architecture. virt Recognize the virtualization ASE instructions. The following AARCH64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following ARM specific disassembler options are supported for use with the -M switch: The following MIPS specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following PPC specific disassembler options are supported for use with the -M switch: The following S/390 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following i386/x86-64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): addr16 Assume 16bit address size addr32 Assume 32bit address size addr64 Assume 64bit address size att Display instruction in AT&T syntax att-mnemonic Display instruction in AT&T mnemonic data16 Assume 16bit data size data32 Assume 32bit data size esa Disassemble in ESA architecture mode i386 Disassemble in 32bit mode i8086 Disassemble in 16bit mode intel Display instruction in Intel syntax intel-mnemonic Display instruction in Intel mnemonic suffix Always display instruction suffix in AT&T syntax x86-64 Disassemble in 64bit mode zarch Disassemble in z/Architecture mode # # internal error, undefined operand in `%s %s'$%02x *unknown*%d unused bits in i386_cpu_flags. %d unused bits in i386_operand_type. %dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number%s: %d: Missing `)' in bitfield: %s %s: %d: Unknown bitfield: %s %s: Error: %s: Warning: 'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*unknown operands type: %d**unknown*21-bit offset out of range ABORT: unknown operandAddress 0x%s is out of bounds. Attempt to find bit index of 0Bad case %d (%s) in %s:%d Bad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.Don't know how to specify # dependency %s Don't understand 0x%x Hmmmm 0x%xIC note %d for opcode %s (IC:%s) conflicts with resource %s note %d IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d IC:%s [%s] has no terminals or sub-classes IC:%s has no terminals or sub-classes Illegal as 2-op instrIllegal as emulation instrIllegal limm reference in last instruction! Immediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Internal disassembler errorInternal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx Internal error: bad sparc-opcode.h: "%s" == "%s" Internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx Internal: Non-debugged code (test-case missing): %s:%dInvalid size specifierLabel conflicts with `Rx'Label conflicts with register nameMissing '#' prefixMissing '.' prefixMissing 'pag:' prefixMissing 'pof:' prefixMissing 'seg:' prefixMissing 'sof:' prefixNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Register list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validReserved use of A/L and B/W bits detectedSR/SelID is out of rangeSelID is out of rangeSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The percent-operator's operand is not a symbolUnknown bitfield: %s Unknown error %d Unrecognised disassembler option: %s Unrecognised register name set: %s Unrecognized field %d while building insn. Unrecognized field %d while decoding insn. Unrecognized field %d while getting int operand. Unrecognized field %d while getting vma operand. Unrecognized field %d while parsing. Unrecognized field %d while printing insn. Unrecognized field %d while setting int operand. Unrecognized field %d while setting vma operand. Value is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: rsrc %s (%s) has no chks Warning: rsrc %s (%s) has no chks or regs address register in load rangeaddress writeback expectedaddress writeback not allowedattempt to read writeonly registerattempt to set HR bitsattempt to set readonly registerattempt to set y bit when using + or - modifierauxiliary register not allowed herebad instruction `%.50s'bad instruction `%.50s...'bad jump flags valuebit,base is out of rangebit,base out of range for symbolbranch address not on 4 byte boundarybranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte relocation unsupportedcan't cope with insert %d can't create i386-init.h, errno = %s can't create i386-tbl.h, errno = %s can't find %s for reading can't find i386-opc.tbl for reading, errno = %s can't find i386-reg.tbl for reading, errno = %s can't find ia64-ic.tbl for reading cgen_parse_address returned a symbol. Literal required.class %s is defined but not used displacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedon't know how to specify %% dependency %s dsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerflag bits of jump address limm lostfloating-point immediate expectedignoring invalid mfcr maskillegal bitmaskillegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedimpossible storeindex register in load rangeinvalid %function() hereinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid load/shimm insninvalid mask fieldinvalid operand. type may have values 0,1,2 only.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register nameinvalid register number `%d'invalid register offsetinvalid register operand when updatinginvalid shift amountinvalid shift operatorinvalid sprg numberinvalid value for immediatejump flags, but no .f seenjump flags, but no limm addrjump hint unalignedjunk at end of lineld operand errormissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermost recent format '%s' appears more restrictive than '%s' multiple note %s not handled must specify .jd or no nullify suffixnegative immediate value not allowednegative or unaligned offset expectedno insns mapped directly to terminal IC %s no insns mapped directly to terminal IC %s [%s]not a valid r0l/r0h pairoffset(IP) is not a valid formopcode %s has no class (ops %d %d %d) operand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)overlapping field %s->%s overwriting note %d with note %d (IC:%s) parse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangeregister element indexregister name used as immediate valueregister numberregister number must be evenregister source in immediate moveregister unavailable for short instructionsrsrc %s (%s) has no regs shift amountshift amount expected to be 0 or 12shift amount expected to be 0 or 16shift amount should be a multiple of 16shift is not permittedshift operator expectedsource and target register operands must be differentst operand errorstack pointer register expectedstore value must be zerosyntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)too many long constantstoo many shimms in loadunable to change directory to "%s", errno = %s unable to fit different valued constants into instructionundefinedunexpected address writebackunknownunknown 0x%02lxunknown 0x%04lxunknown constraint `%c'unknown operand shift: %x unknown reg: %d unrecognised CALLA addressing modeunrecognized form of instructionunrecognized instructionvector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s option width value is out of rangeProject-Id-Version: opcodes 2.24.90 Report-Msgid-Bugs-To: bug-binutils@gnu.org POT-Creation-Date: 2014-02-10 09:42+1030 PO-Revision-Date: 2015-04-25 14:45+0200 Last-Translator: StĂ©phane Aulery Language-Team: French Language: fr MIME-Version: 1.0 Content-Type: text/plain; charset=UTF-8 Content-Transfer-Encoding: 8bit Plural-Forms: nplurals=2; plural=(n > 1); Pour les options ci-dessus, les valeurs suivantes sont supportĂ©es pour ARCH : Pour les options ci-dessus, les valeurs suivantes sont prises en charge pour l’ABI : aliases Afficher les alias des instructions. cp0-names=ARCH Afficher les noms des registres CP0 selon l’architecture spĂ©cifiĂ©e. Par dĂ©faut : Ă  partir du binaire dĂ©sassemblĂ©. debug_dump Interrupteur temporaire pour la trace de dĂ©bogage. fpr-names=ABI Afficher les noms FPR selon l’ABI spĂ©cifiĂ©. Par dĂ©faut : numĂ©rique. gpr-names=ABI Afficher les noms GPR selon l’ABI spĂ©cifiĂ©. Par dĂ©faut : Ă  partir du binaire dĂ©sassemblĂ©. hwr-names=ARCH Afficher les noms HWR selon l’architecture spĂ©cifiĂ©e. Par dĂ©faut : Ă  partir du binaire dĂ©sassemblĂ©. msa Reconnaissance des instructions MSA. no-aliases Ne pas afficher les alias des instructions. reg-names=ABI Afficher les noms GPR et FPR selon l’ABI spĂ©cifiĂ©. reg-names=ARCH Afficher les noms des registres CP0 et HWR selon l’architecture spĂ©cifiĂ©e. virt Reconnaissance des instructions ASE. Les options spĂ©cifiques AARCH64 du dĂ©sassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent ĂȘtre sĂ©parĂ©es par des virgules) : Les options suivantes spĂ©cifiques au dĂ©sassemblage ARM sont prises en charge avec l’utilisation de l’option -M : Les options spĂ©cifiques MIPS du dĂ©sassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent ĂȘtre sĂ©parĂ©es par des virgules) : Les options spĂ©cifiques PPC suivantes sont prises en charge avec l’utilisation de l’option -M : Les options spĂ©cifiques S/390 du dĂ©sassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent ĂȘtre sĂ©parĂ©es par des virgules) : Les options spĂ©cifiques i386/x86-64 du dĂ©sassembleur sont prises en charge avec l’utilisation de l’option -M (les options multiples doivent ĂȘtre sĂ©parĂ©es par des virgules) : addr16 Supposer un adressage 16 bits addr32 Supposer un adressage 32 bits addr64 Supposer un adressage 64 bits att Afficher les instructions en syntaxe AT&T att-mnemonic Afficher les instructions avec les mnĂ©moniques AT&T data16 Supposer une taille de donnĂ©es 16 bits data32 Supposer une taille de donnĂ©es 32 bits esa DĂ©sassemble en mode architecture ESA i386 DĂ©sassembleur en mode 32 bits i8086 DĂ©sassembleur en mode 16 bits intel Afficher les instructions en syntaxe Intel intel-mnemonic Afficher les instructions avec les mnĂ©moniques Intel suffix Toujours afficher les suffixes d’instruction en syntaxe AT&T x86-64 DĂ©sassembleur en mode 64 bits zarch DĂ©sassemble en mode z/Architecture # # erreur interne, opĂ©rande « %s %s » indĂ©fini$%02x *inconnu(e)*%d bits inutilisĂ©s dans i386_cpu_flags. %d bits inutilisĂ©s dans i386_operand_type. %dsp16() prend une adresse symbolique, pas un nombre%dsp8() prend une adresse symbolique, pas un nombre%s : %d : « ) » manquante dans le champ de bits : %s %s : %d : champ de bits inconnu : %s %s : Erreur : %s : Avertissement : opĂ©rateur LSL interditopĂ©rateur ROR interditdĂ©calage (DP) hors intervalle.dĂ©calage (SP) hors intervalle.(inconnu(e))*type d’opĂ©rande inconnu : %d**inconnu(e)*dĂ©calage de 21 bits hors intervalle ABANDONNER : opĂ©rande inconnuAdresse 0x%s hors intervalle. Tentative de repĂ©rage d’un index de bit de 0Cas erronĂ© %d (%s) dans %s : %d Expression immĂ©diate erronĂ©eRegistre erronĂ© dans un post-incrĂ©mentRegistre erronĂ© dans un prĂ©-incrĂ©mentNom de registre Ă©rronĂ©GROS problĂšme dans parse_imm16 !Bits pour indexer les registres gĂ©nĂ©raux hors intervalle (0-15)Adresse d’octet requise - doit ĂȘtre paire.Impossible de spĂ©cifier le numĂ©ro de dĂ©pendance %s IncomprĂ©hensible : 0x%x Hummmm 0x%xnote UC %d pour l’opcode %s (UC : %s) entrant en conflit avec la ressource %s note %d note UC %d dans l’opcode %s (UC : %s) entrant en conflit avec la ressource %s note %d UC : %s [%s] n’a pas de terminal ou de sous-classe UC : %s n’a pas de terminal ou de sous-classe Non valable comme instruction Ă  2 opĂ©randesNon valable comme instruction d’émulationRĂ©fĂ©rence limm illĂ©gale dans la derniĂšre instruction ! Valeur immĂ©diate hors intervalle (-128 Ă  127)Valeur immĂ©diate hors intervalle (-32768 Ă  32767)Valeur immĂ©diate hors intervalle (-512 Ă  511)Valeur immĂ©diate hors intervalle (-7 Ă  8)Valeur immĂ©diate hors intervalle (-8 Ă  7)Valeur immĂ©diate hors intervalle (0 Ă  65535)Erreur interne du dĂ©sassembleurErreur interne : sparc-opcode.h erroné : « %s », %#.8lx, %#.8lx Erreur interne : sparc-opcode.h erroné : « %s » == « %s » Erreur interne : sparc-opcode.h erroné : « %s », %#.8lx, %#.8lx Interne : code non dĂ©boguĂ© (test manquant) : %s : %dIndicateur de taille invalideConflit d’étiquette avec « Rx »Conflits d’étiquette avec le nom de registrePrĂ©fixe « # » manquantPrĂ©fixe « . » manquantPrĂ©fixe « pag: » manquantPrĂ©fixe « pof: » manquantPrĂ©fixe « seg: » manquantPrĂ©fixe « sof: » manquantAucune de repositionnement pour une petite valeur immĂ©diateN’est pas une adresse de type PC.Seuls $sp ou $15 sont autorisĂ©s avec cet opcodeSeuls $tp ou $13 sont autorisĂ©s avec cet opcodeL’opĂ©rande n’est pas un symboleOpĂ©rande hors intervalle. Doit ĂȘtre compris entre -32768 et 32767.Liste de registres invalideLe numĂ©ro de registre doit ĂȘtre compris entre r0 et r7Le numĂ©ro de registre doit ĂȘtre compris entre r8 et r15NumĂ©ro de registre invalideDĂ©tection d’utilisation rĂ©servĂ©e de bits A/L et B/W SR/SelID hors intervalleSelID hors intervalleLe petit opĂ©rande n’était pas un nombre immĂ©diatNumĂ©ro de registre spĂ©cial hors intervalleErreur de syntaxe : pas de « ) » en suffixeL’opĂ©rande de l’opĂ©rateur % n’est pas un symboleChamp de bits inconnu : %s Erreur %d inconnue Option du dĂ©sassembleur inconnue : %s Nom de jeu de registres inconnu : %s Champ %d inconnu lors de la construction d’instruction. Champ %d inconnu lors du dĂ©codage d’instruction. Champ %d inconnu lors de l’obtention d’un opĂ©rande int. Champ %d inconnu lors de l’obtention d’un opĂ©rande vma. Champ %d inconnu lors de l’analyse. Champ %d inconnu lors de l’affichage d’instruction. Champ %d inconnu lors de l’initialisation d’un opĂ©rande int. Champ %d inconnu lors de l’initialisation d’un opĂ©rande vma. Valeur mal alignĂ©eLa valeur de l’opĂ©rande A doit ĂȘtre 0 ou 1mot clef W invalide dans le slot de l’opĂ©rande FR.registre W attenduAttention : registre source %s (%s) sans sĂ©lecteur « chks » Attention : registre source %s (%s) sans sĂ©lecteur « chks » ou registres registre d’adresse dans la plage de chargementcache writeback d'adresses attenducache writeback d’adresses interdittentative de lecture d’un registre en Ă©criture seuletentative de modifier les bits HRtentative d’écriture d’un registre en lecture seuletentative d’initialisation du bit y lors de l’utilisation du modificateur + ou -registre auxiliaire non autorisĂ© iciinstruction « %.50s » erronĂ©einstruction « %.50s  » erronĂ©emauvais drapeaux de sautbit,base hors intervallebit,base hors intervalle pour un symboleadresse de branchement non alignĂ©e sur 4 octetsopĂ©rande de branchement non alignĂ©branchement avec un dĂ©calage impairvaleur de branchement hors intervalle et avec un dĂ©calage impairvaleur de branchement hors intervallerepositionnement d’octet indisponibleImpossible de gĂ©rer l’insertion %d impossible de crĂ©er i386-init.h, errno = %s impossible de crĂ©er i386-tbl.h, errno = %s impossible de trouver %s pour la lecture impossible de lire i386-opc.tbl, errno = %s impossible de lire i386-reg.tbl, errno = %s impossible de trouver ia64-ic.tbl pour la lecture cgen_parse_address a retournĂ© un symbole. Symbole requis.classe %s dĂ©finie mais inutilisĂ©e valeur de dĂ©placement non alignĂ©eLa valeur de dĂ©placement hors intervalle et non alignĂ©evaleur de dĂ©placement hors intervalleComment spĂ©cifier %% pour la dĂ©pendance %s ? valeur immĂ©diate dsp:16 hors intervallevaleur immĂ©diate dsp:20 hors intervallevaleur immĂ©diate dsp:24 hors intervallevaleur immĂ©diate dsp:8 hors intervalleadresse relative GOT attendue : got(symbole)adresse relative GOT attendue : gotoffhi16(symbole)adresse relative GOT attendue : gotofflo16(symbole)adresse relative GP attendue : gp(symbole)opĂ©rateur Ă©tendu attenduregistre externeperte de drapeaux pour l’adresse de sautvaleur immĂ©diate en virgule flottante attendueignore le masque mfcr invalidemasque de bits illĂ©galvaleur immĂ©diate illĂ©galeusage illĂ©gal des parenthĂšsesimm10 hors intervallevaleur immĂ©diate imm:6 hors intervallevaleur immĂ©diate hors de l’intervalle 0-7valeur immĂ©diate hors de l’intervalle 1-2valeur immĂ©diate hors de l’intervalle 1-8valeur immĂ©diate hors de l’intervalle 2-9dĂ©calage immĂ©diatvaleur immĂ©diate hors intervallevaleur immĂ©diateLa valeur immĂ©diate ne doit pas ĂȘtre un registrevaleur immĂ©diate hors intervallevaleur immĂ©diate hors intervallevaleur immĂ©diate Ă©gale Ă  zĂ©ro attenduestockage impossibleregistre d’index dans la plage de chargement%function() invalide Ă  cette positionoption conditionnelle invalideconstante invalideaccĂšs compteur invalideopĂ©rateur Ă©tendu ou de dĂ©calage invalideinstruction load/shimm invalidechamp de masque invalideopĂ©rande invalide. Type doit ĂȘtre 0, 1 ou 2 seulement.longueur de post-incrĂ©ment invalideregistre invalideregistre invalide pour l’ajustement de la pilenom de registre invalide« %d » n’est pas un registre validedĂ©calage de registre invalideopĂ©rande de registre invalide lors de la mise Ă  jourlongueur de dĂ©calage invalideopĂ©rateur de dĂ©calage invalidenumĂ©ro de registre spĂ©cial invalidevaleur immĂ©diate invalidedrapeaux de saut, mais pas de .fdrapeaux de saut, mais pas d’adresse limmsaut indicĂ© non alignĂ©rebut en fin de ligneErreur d’opĂ©rande ld« ) » manquante« ] » manquantopĂ©rateur Ă©tendu manquantmnĂ©monique manquante dans la chaĂźne de syntaxeregistre manquantle format le plus rĂ©cent « %s » apparaĂźt plus restrictif que « %s » note multiple %s non gĂ©rĂ©e suffixe .jd ou validant attenduvaleur immĂ©diate nĂ©gative interditedĂ©calage nĂ©gatif ou non alignĂ© attenduaucun instruction mappĂ©e directement Ă  l'UC %s aucun instruction mappĂ©e directement Ă  l’UC %s [%s]couple r0l/r0h invalideformat de dĂ©calage (IP) invalideL’opcode %s n’a pas de classe (ops %d %d %d) opĂ©rande hors intervalle (%ld n’est pas entre %ld et %ld)opĂ©rande hors intervalle (%ld n’est pas entre %ld et %lu)opĂ©rande hors intervalle (%lu n’est pas entre %lu et %lu)opĂ©rande hors intervalle (0x%lx n’est pas entre 0 et 0x%lx)opĂ©rande hors intervalle (pas entre 1 et 255)Ă©crasement du champ %s->%s Ă©crasement de la note %d par la note %d (UC : %s) parse_addr16 : opindex invalide.L’opĂ©rande de l’opĂ©rateur % n’est pas un symbolevaleur de position hors intervalleindex d’élĂ©ment de registrenom de registre utilisĂ© comme valeur immĂ©diatenumĂ©ro de registreLe numĂ©ro de registre doit ĂȘtre pairregistre source dĂ©placĂ© dans une valeur immĂ©diateregistre indisponible pour les instructions courtesregistre source %s (%s) n’a pas de registres longueur du dĂ©calagelongueur de dĂ©calage attendu : 0 ou 12longueur de dĂ©calage attendue : 0 ou 16la longueur de dĂ©calage devrait ĂȘtre un multiple de 16dĂ©calage interditopĂ©rateur de dĂ©calage attendules opĂ©randes des registres source et cible doivent ĂȘtre diffĂ©rentsErreur d’opĂ©rande stregistre de pointeur de pile attendula valeur de stockage doit ĂȘtre 0erreur de syntaxe (caractĂšre « %c » attendu, « %c » trouvĂ©)erreur de syntaxe (caractĂšre « %c » attendu, fin de l’instruction trouvĂ©e)trop de constantes entier longtrop de shimms chargĂ©simpossible de modifier le rĂ©pertoire vers « %s », errno = %s impossible de mĂ©langer diffĂ©rentes constantes dans l’instructionindĂ©fini(e)cache writeback d’adresses inattenduinconnu(e)inconnu 0x%02lxinconnu 0x%04lxcontrainte « %c » inconnuedĂ©calage d’opĂ©rande inconnu : %x registre inconnu : %d mode d’adressage CALLA inconnuforme d’instruction inconnueinstruction inconnuevector5 hors intervallevector8 hors intervalleavertissement : option -M%s inconnue ignorĂ©e valeur de largeur hors intervalle